aboutsummaryrefslogtreecommitdiff
path: root/src/core/NEON/kernels/arm_conv/depthwise/kernels/sme2_fp16_nhwc_3x3_s1_output3x3_mla_depthfirst/generic_direct.cpp
diff options
context:
space:
mode:
Diffstat (limited to 'src/core/NEON/kernels/arm_conv/depthwise/kernels/sme2_fp16_nhwc_3x3_s1_output3x3_mla_depthfirst/generic_direct.cpp')
-rw-r--r--src/core/NEON/kernels/arm_conv/depthwise/kernels/sme2_fp16_nhwc_3x3_s1_output3x3_mla_depthfirst/generic_direct.cpp560
1 files changed, 280 insertions, 280 deletions
diff --git a/src/core/NEON/kernels/arm_conv/depthwise/kernels/sme2_fp16_nhwc_3x3_s1_output3x3_mla_depthfirst/generic_direct.cpp b/src/core/NEON/kernels/arm_conv/depthwise/kernels/sme2_fp16_nhwc_3x3_s1_output3x3_mla_depthfirst/generic_direct.cpp
index a2fe312a1c..d911e83f6e 100644
--- a/src/core/NEON/kernels/arm_conv/depthwise/kernels/sme2_fp16_nhwc_3x3_s1_output3x3_mla_depthfirst/generic_direct.cpp
+++ b/src/core/NEON/kernels/arm_conv/depthwise/kernels/sme2_fp16_nhwc_3x3_s1_output3x3_mla_depthfirst/generic_direct.cpp
@@ -25,7 +25,7 @@
#include <cstddef>
#include <cstdint>
-#if defined(ARM_COMPUTE_ENABLE_SME2) && defined(__ARM_FP16_ARGS) && defined(__ARM_FEATURE_FP16_VECTOR_ARITHMETIC)
+#if defined(ARM_COMPUTE_ENABLE_SME2)
namespace arm_conv {
namespace depthwise {
@@ -102,56 +102,56 @@ void sme2_fp16_nhwc_3x3_s1_output3x3_mla_depthfirst_direct_impl(
"mul x20, x2, x21\n" // offset = tile_i * ld_input_row
"ldr x6, [%x[params_struct], %[offsetof_args_params]]\n"
"madd x20, x3, x4, x20\n" // offset += tile_j * ld_input_col
- "add x7, x4, x4\n"
"mul x20, x20, x22\n" // offset *= kernel_stride * output_size
- "add x8, x7, x4\n"
+ "add x7, x4, x4\n"
"add x5, x5, x20, LSL #1\n" // inptr[0] += offset * sizeof(__fp16)
- "add x17, x8, x4\n"
- "add x16, x5, x21, LSL #1\n"
- "add x15, x16, x21, LSL #1\n"
- "add x14, x15, x21, LSL #1\n"
+ "add x8, x5, x21, LSL #1\n"
+ "add x17, x7, x4\n"
+ "add x16, x8, x21, LSL #1\n"
+ "add x15, x17, x4\n"
+ "add x14, x16, x21, LSL #1\n"
"add x13, x14, x21, LSL #1\n"
"cbnz x3, 2f\n"
- "ldr x20, [%x[params_struct], %[offsetof_args_n_tile_cols]]\n"
+ "ldr x9, [%x[params_struct], %[offsetof_args_n_tile_cols]]\n"
"lsl x12, %x[n_channels], #0x1\n"
"mov x28, #0x6\n"
"mul x28, x28, x4\n"
- "add x27, x15, x7, LSL #1\n"
- "add x26, x5, x17, LSL #1\n"
- "add x25, x16, x7, LSL #1\n"
- "sub x20, x20, x3\n"
- "add x24, x13, x17, LSL #1\n"
+ "add x27, x16, x7, LSL #1\n"
+ "add x26, x5, x15, LSL #1\n"
+ "add x25, x8, x7, LSL #1\n"
+ "sub x20, x9, x3\n"
+ "add x24, x13, x15, LSL #1\n"
"sub x20, x20, #0x1\n"
- "add x23, x15, x4, LSL #1\n"
+ "add x23, x16, x4, LSL #1\n"
"and x20, x20, #0x3fffff\n"
"add x22, x5, x4, LSL #1\n"
"orr x12, x12, x20, LSL #22\n"
- "add x21, x5, x8, LSL #1\n"
+ "add x21, x5, x17, LSL #1\n"
"orr x12, x12, x28, LSL #38\n"
- "add x20, x15, x8, LSL #1\n"
- "add x11, x16, x17, LSL #1\n"
+ "add x20, x16, x17, LSL #1\n"
+ "add x11, x8, x15, LSL #1\n"
"add x10, x14, x7, LSL #1\n"
- "add x9, x14, x17, LSL #1\n"
+ "add x9, x14, x15, LSL #1\n"
"add x28, x13, x4, LSL #1\n"
".inst 0xf8ac4b7a // rprfm pldonce, x12, [x27]\n"
- "add x27, x16, x4, LSL #1\n"
+ "add x27, x8, x4, LSL #1\n"
".inst 0xf8ac48ba // rprfm pldonce, x12, [x5]\n"
".inst 0xf8ac4b5a // rprfm pldonce, x12, [x26]\n"
- "add x26, x16, x8, LSL #1\n"
+ "add x26, x8, x17, LSL #1\n"
".inst 0xf8ac49ba // rprfm pldonce, x12, [x13]\n"
".inst 0xf8ac4b3a // rprfm pldonce, x12, [x25]\n"
- "add x25, x13, x8, LSL #1\n"
+ "add x25, x13, x17, LSL #1\n"
".inst 0xf8ac4b1a // rprfm pldonce, x12, [x24]\n"
"add x24, x14, x4, LSL #1\n"
".inst 0xf8ac4afa // rprfm pldonce, x12, [x23]\n"
"add x23, x5, x7, LSL #1\n"
".inst 0xf8ac4ada // rprfm pldonce, x12, [x22]\n"
- "add x22, x14, x8, LSL #1\n"
+ "add x22, x14, x17, LSL #1\n"
".inst 0xf8ac4aba // rprfm pldonce, x12, [x21]\n"
- "add x21, x15, x17, LSL #1\n"
+ "add x21, x16, x15, LSL #1\n"
".inst 0xf8ac4a9a // rprfm pldonce, x12, [x20]\n"
"add x20, x13, x7, LSL #1\n"
- ".inst 0xf8ac4a1a // rprfm pldonce, x12, [x16]\n"
+ ".inst 0xf8ac491a // rprfm pldonce, x12, [x8]\n"
".inst 0xf8ac497a // rprfm pldonce, x12, [x11]\n"
".inst 0xf8ac49da // rprfm pldonce, x12, [x14]\n"
".inst 0xf8ac495a // rprfm pldonce, x12, [x10]\n"
@@ -163,312 +163,312 @@ void sme2_fp16_nhwc_3x3_s1_output3x3_mla_depthfirst_direct_impl(
".inst 0xf8ac4b1a // rprfm pldonce, x12, [x24]\n"
".inst 0xf8ac4afa // rprfm pldonce, x12, [x23]\n"
".inst 0xf8ac4ada // rprfm pldonce, x12, [x22]\n"
- ".inst 0xf8ac49fa // rprfm pldonce, x12, [x15]\n"
+ ".inst 0xf8ac4a1a // rprfm pldonce, x12, [x16]\n"
".inst 0xf8ac4aba // rprfm pldonce, x12, [x21]\n"
".inst 0xf8ac4a9a // rprfm pldonce, x12, [x20]\n"
"2:" // Tile loop: Prefetch input rows: End
- "ldr x23, [%x[params_struct], %[offsetof_args_ld_output_row]]\n"
+ "ldr x22, [%x[params_struct], %[offsetof_args_ld_output_row]]\n"
"mov x21, #0x3\n"
- "ld1h { z25.h }, p3/Z, [x6]\n"
+ "ld1h { z18.h }, p3/Z, [x6]\n"
"addvl x6, x6, #1\n"
"ldr x27, [%x[params_struct], %[offsetof_args_ld_output_col]]\n"
- "cnth x22\n"
+ "cnth x26\n"
".inst 0xa040a0c0 // ld1h { z0.h-z3.h }, pn8.b/Z, [x6]\n"
"addvl x6, x6, #4\n"
- "ldr x26, [%x[params_struct], %[offsetof_args_outptr]]\n"
+ "ldr x25, [%x[params_struct], %[offsetof_args_outptr]]\n"
"whilelt p2.h, XZR, %x[n_channels]\n"
".inst 0xa040a0c4 // ld1h { z4.h-z7.h }, pn8.b/Z, [x6]\n"
"addvl x6, x6, #4\n"
- "mul x20, x2, x23\n" // offset = tile_i * ld_output_row
- "cmp x22, %x[n_channels]\n"
- "ld1rh { z15.h }, p3/Z, [%x[params_struct], %[offsetof_args_min]]\n"
+ "mul x20, x2, x22\n" // offset = tile_i * ld_output_row
+ "cmp x26, %x[n_channels]\n"
+ "ld1rh { z17.h }, p3/Z, [%x[params_struct], %[offsetof_args_min]]\n"
"madd x20, x3, x27, x20\n" // offset += tile_j * ld_output_col
- "add x25, x27, x27\n"
- "ld1rh { z14.h }, p3/Z, [%x[params_struct], %[offsetof_args_max]]\n"
+ "add x24, x27, x27\n"
+ "ld1rh { z16.h }, p3/Z, [%x[params_struct], %[offsetof_args_max]]\n"
"mul x20, x20, x21\n" // offset *= output_tile_size
"mov x21, #0x0\n"
"ld1h { z8.h }, p3/Z, [x6]\n"
- "add x26, x26, x20, LSL #1\n" // outptrs[0] += offset * sizeof(__fp16)
- "sub x20, XZR, x22\n"
- "ld1h { z9.h }, p2/Z, [x15, x7, LSL #1]\n"
- "add x24, x26, x23, LSL #1\n"
+ "add x25, x25, x20, LSL #1\n" // outptrs[0] += offset * sizeof(__fp16)
+ "sub x20, XZR, x26\n"
+ "ld1h { z9.h }, p2/Z, [x16, x7, LSL #1]\n"
+ "add x23, x25, x22, LSL #1\n"
"ld1h { z10.h }, p2/Z, [x5]\n"
"addvl x6, x6, #1\n"
- "add x23, x24, x23, LSL #1\n"
- "ld1h { z11.h }, p2/Z, [x5, x17, LSL #1]\n"
+ "add x22, x23, x22, LSL #1\n"
+ "ld1h { z11.h }, p2/Z, [x5, x15, LSL #1]\n"
"ld1h { z12.h }, p2/Z, [x13]\n"
- "ld1h { z13.h }, p2/Z, [x16, x7, LSL #1]\n"
+ "ld1h { z13.h }, p2/Z, [x8, x7, LSL #1]\n"
"bge 4f\n"
"3:" // Tile loop: Channel loop
- "movprfx z28, z25\n fmla z28.h, p3/M, z7.h, z9.h\n"
- "movprfx z23, z25\n fmla z23.h, p3/M, z8.h, z9.h\n"
- "whilelt p1.h, x22, %x[n_channels]\n"
+ "movprfx z24, z18\n fmla z24.h, p3/M, z7.h, z9.h\n"
+ "movprfx z23, z18\n fmla z23.h, p3/M, z8.h, z9.h\n"
+ "whilelt p1.h, x26, %x[n_channels]\n"
"inch x21\n"
- "movprfx z29, z25\n fmla z29.h, p3/M, z6.h, z9.h\n"
- "movprfx z30, z25\n fmla z30.h, p3/M, z5.h, z9.h\n"
- "inch x22\n"
+ "movprfx z25, z18\n fmla z25.h, p3/M, z6.h, z9.h\n"
+ "movprfx z26, z18\n fmla z26.h, p3/M, z5.h, z9.h\n"
+ "inch x26\n"
"mov p0.b, p2.b\n"
- "movprfx z31, z25\n fmla z31.h, p3/M, z4.h, z9.h\n"
- "movprfx z16, z25\n fmla z16.h, p3/M, z3.h, z9.h\n"
+ "movprfx z27, z18\n fmla z27.h, p3/M, z4.h, z9.h\n"
+ "movprfx z28, z18\n fmla z28.h, p3/M, z3.h, z9.h\n"
"inch x20\n"
- "movprfx z17, z25\n fmla z17.h, p3/M, z2.h, z9.h\n"
- "movprfx z19, z25\n fmla z19.h, p3/M, z0.h, z9.h\n"
- "fmla z28.h, p3/M, z4.h, z13.h\n"
+ "movprfx z29, z18\n fmla z29.h, p3/M, z2.h, z9.h\n"
+ "movprfx z31, z18\n fmla z31.h, p3/M, z0.h, z9.h\n"
+ "fmla z24.h, p3/M, z4.h, z13.h\n"
"fmla z23.h, p3/M, z0.h, z10.h\n"
- "ld1h { z10.h }, p2/Z, [x15, x8, LSL #1]\n"
- "fmla z29.h, p3/M, z2.h, z11.h\n"
- "ld1h { z20.h }, p2/Z, [x15, x4, LSL #1]\n"
- "fmla z30.h, p3/M, z2.h, z13.h\n"
- "fmla z31.h, p3/M, z1.h, z13.h\n"
- "fmla z16.h, p3/M, z0.h, z13.h\n"
- "fmla z17.h, p3/M, z6.h, z12.h\n"
- "ld1h { z21.h }, p2/Z, [x13, x17, LSL #1]\n"
- "movprfx z18, z25\n fmla z18.h, p3/M, z1.h, z9.h\n"
- "fmla z28.h, p3/M, z6.h, z20.h\n"
+ "ld1h { z10.h }, p2/Z, [x16, x17, LSL #1]\n"
+ "fmla z25.h, p3/M, z2.h, z11.h\n"
+ "ld1h { z11.h }, p2/Z, [x16, x4, LSL #1]\n"
+ "fmla z26.h, p3/M, z2.h, z13.h\n"
+ "fmla z27.h, p3/M, z1.h, z13.h\n"
+ "fmla z28.h, p3/M, z0.h, z13.h\n"
+ "fmla z29.h, p3/M, z6.h, z12.h\n"
+ "ld1h { z12.h }, p2/Z, [x13, x15, LSL #1]\n"
+ "movprfx z30, z18\n fmla z30.h, p3/M, z1.h, z9.h\n"
+ "fmla z24.h, p3/M, z6.h, z11.h\n"
"fmla z23.h, p3/M, z5.h, z13.h\n"
- "ld1h { z25.h }, p3/Z, [x6]\n"
+ "ld1h { z18.h }, p3/Z, [x6]\n"
"addvl x6, x6, #1\n"
- "fmla z29.h, p3/M, z3.h, z13.h\n"
- "ld1h { z27.h }, p2/Z, [x5, x4, LSL #1]\n"
- "fmla z30.h, p3/M, z4.h, z20.h\n"
- "fmla z19.h, p3/M, z8.h, z21.h\n"
- "ld1h { z24.h }, p2/Z, [x5, x8, LSL #1]\n"
- "fmla z31.h, p3/M, z3.h, z20.h\n"
- "fmla z18.h, p3/M, z0.h, z20.h\n"
- "fmla z17.h, p3/M, z1.h, z20.h\n"
- "fmla z28.h, p3/M, z0.h, z27.h\n"
- "fmla z23.h, p3/M, z7.h, z20.h\n"
- "ld1h { z21.h }, p2/Z, [x16]\n"
- "fmla z29.h, p3/M, z1.h, z24.h\n"
- "fmla z16.h, p3/M, z4.h, z10.h\n"
- "fmla z19.h, p3/M, z1.h, z10.h\n"
- "fmla z31.h, p3/M, z5.h, z10.h\n"
- "fmla z18.h, p3/M, z2.h, z10.h\n"
- "fmla z30.h, p3/M, z0.h, z21.h\n"
- "fmla z28.h, p3/M, z2.h, z24.h\n"
- "fmla z23.h, p3/M, z1.h, z27.h\n"
- "ld1h { z13.h }, p2/Z, [x16, x17, LSL #1]\n"
- "ld1h { z20.h }, p2/Z, [x14]\n"
- "fmla z29.h, p3/M, z7.h, z10.h\n"
- "fmla z16.h, p3/M, z2.h, z13.h\n"
- "fmla z28.h, p3/M, z8.h, z10.h\n"
- "fmla z17.h, p3/M, z3.h, z20.h\n"
- "ld1h { z27.h }, p2/Z, [x14, x7, LSL #1]\n"
- "fmla z23.h, p3/M, z3.h, z21.h\n"
- "fmla z29.h, p3/M, z5.h, z13.h\n"
- "ld1h { z22.h }, p2/Z, [x14, x17, LSL #1]\n"
- "fmla z30.h, p3/M, z6.h, z20.h\n"
- "ld1h { z20.h }, p2/Z, [x13, x4, LSL #1]\n"
- "fmla z18.h, p3/M, z4.h, z27.h\n"
- "fmla z19.h, p3/M, z3.h, z27.h\n"
- "ld1h { z21.h }, p2/Z, [x16, x4, LSL #1]\n"
- "fmla z31.h, p3/M, z7.h, z27.h\n"
- "fmla z16.h, p3/M, z6.h, z27.h\n"
- "fmla z17.h, p3/M, z5.h, z27.h\n"
- "fmla z30.h, p3/M, z8.h, z27.h\n"
- "fmla z28.h, p3/M, z3.h, z21.h\n"
- "fmla z19.h, p3/M, z5.h, z22.h\n"
- "fmla z18.h, p3/M, z6.h, z20.h\n"
- "fmla z16.h, p3/M, z8.h, z22.h\n"
- "fmla z31.h, p3/M, z0.h, z21.h\n"
- "ld1h { z9.h }, p2/Z, [x16, x8, LSL #1]\n"
- "addvl x16, x16, #1\n"
- "fmla z17.h, p3/M, z7.h, z20.h\n"
- "ld1h { z20.h }, p2/Z, [x13, x8, LSL #1]\n"
- "fmla z23.h, p3/M, z4.h, z21.h\n"
- "fmla z30.h, p3/M, z1.h, z21.h\n"
- "ld1h { z21.h }, p2/Z, [x14, x4, LSL #1]\n"
- "fmla z28.h, p3/M, z5.h, z9.h\n"
- "fmla z29.h, p3/M, z4.h, z9.h\n"
- "fmla z18.h, p3/M, z8.h, z20.h\n"
- "fmla z19.h, p3/M, z7.h, z20.h\n"
- "ld1h { z12.h }, p2/Z, [x14, x8, LSL #1]\n"
+ "fmla z25.h, p3/M, z3.h, z13.h\n"
+ "ld1h { z13.h }, p2/Z, [x5, x4, LSL #1]\n"
+ "fmla z26.h, p3/M, z4.h, z11.h\n"
+ "fmla z31.h, p3/M, z8.h, z12.h\n"
+ "ld1h { z12.h }, p2/Z, [x5, x17, LSL #1]\n"
+ "fmla z27.h, p3/M, z3.h, z11.h\n"
+ "fmla z30.h, p3/M, z0.h, z11.h\n"
+ "fmla z29.h, p3/M, z1.h, z11.h\n"
+ "fmla z24.h, p3/M, z0.h, z13.h\n"
+ "fmla z23.h, p3/M, z7.h, z11.h\n"
+ "ld1h { z11.h }, p2/Z, [x8]\n"
+ "fmla z25.h, p3/M, z1.h, z12.h\n"
+ "fmla z28.h, p3/M, z4.h, z10.h\n"
+ "fmla z31.h, p3/M, z1.h, z10.h\n"
+ "fmla z27.h, p3/M, z5.h, z10.h\n"
+ "fmla z30.h, p3/M, z2.h, z10.h\n"
+ "fmla z26.h, p3/M, z0.h, z11.h\n"
+ "fmla z24.h, p3/M, z2.h, z12.h\n"
+ "fmla z23.h, p3/M, z1.h, z13.h\n"
+ "ld1h { z13.h }, p2/Z, [x8, x15, LSL #1]\n"
+ "ld1h { z12.h }, p2/Z, [x14]\n"
+ "fmla z25.h, p3/M, z7.h, z10.h\n"
+ "fmla z28.h, p3/M, z2.h, z13.h\n"
+ "fmla z24.h, p3/M, z8.h, z10.h\n"
+ "ld1h { z10.h }, p2/Z, [x14, x7, LSL #1]\n"
+ "fmla z29.h, p3/M, z3.h, z12.h\n"
+ "fmla z23.h, p3/M, z3.h, z11.h\n"
+ "ld1h { z11.h }, p2/Z, [x14, x15, LSL #1]\n"
+ "fmla z26.h, p3/M, z6.h, z12.h\n"
+ "ld1h { z12.h }, p2/Z, [x8, x4, LSL #1]\n"
+ "fmla z30.h, p3/M, z4.h, z10.h\n"
+ "fmla z31.h, p3/M, z3.h, z10.h\n"
+ "fmla z25.h, p3/M, z5.h, z13.h\n"
+ "fmla z27.h, p3/M, z7.h, z10.h\n"
+ "ld1h { z13.h }, p2/Z, [x13, x4, LSL #1]\n"
+ "fmla z28.h, p3/M, z6.h, z10.h\n"
+ "fmla z29.h, p3/M, z5.h, z10.h\n"
+ "fmla z26.h, p3/M, z8.h, z10.h\n"
+ "fmla z24.h, p3/M, z3.h, z12.h\n"
+ "fmla z31.h, p3/M, z5.h, z11.h\n"
+ "fmla z30.h, p3/M, z6.h, z13.h\n"
+ "fmla z27.h, p3/M, z0.h, z12.h\n"
+ "fmla z23.h, p3/M, z4.h, z12.h\n"
+ "fmla z28.h, p3/M, z8.h, z11.h\n"
+ "fmla z29.h, p3/M, z7.h, z13.h\n"
+ "ld1h { z13.h }, p2/Z, [x13, x17, LSL #1]\n"
+ "ld1h { z11.h }, p2/Z, [x8, x17, LSL #1]\n"
+ "fmla z26.h, p3/M, z1.h, z12.h\n"
+ "addvl x8, x8, #1\n"
+ "ld1h { z12.h }, p2/Z, [x14, x4, LSL #1]\n"
+ "fmla z30.h, p3/M, z8.h, z13.h\n"
+ "fmla z31.h, p3/M, z7.h, z13.h\n"
+ "ld1h { z13.h }, p2/Z, [x14, x17, LSL #1]\n"
"addvl x14, x14, #1\n"
- "fmla z31.h, p3/M, z2.h, z9.h\n"
- "fmla z16.h, p3/M, z1.h, z9.h\n"
- "ld1h { z20.h }, p2/Z, [x5, x7, LSL #1]\n"
+ "fmla z24.h, p3/M, z5.h, z11.h\n"
+ "fmla z25.h, p3/M, z4.h, z11.h\n"
+ "fmla z27.h, p3/M, z2.h, z11.h\n"
+ "fmla z28.h, p3/M, z1.h, z11.h\n"
+ "ld1h { z11.h }, p2/Z, [x5, x7, LSL #1]\n"
"addvl x5, x5, #1\n"
- "fmla z17.h, p3/M, z4.h, z21.h\n"
- "fmla z30.h, p3/M, z7.h, z21.h\n"
+ "fmla z29.h, p3/M, z4.h, z12.h\n"
+ "fmla z26.h, p3/M, z7.h, z12.h\n"
"ld1h { z10.h }, p1/Z, [x5]\n"
- "fmla z18.h, p3/M, z3.h, z21.h\n"
- "fmla z23.h, p3/M, z2.h, z20.h\n"
- "fmla z19.h, p3/M, z4.h, z12.h\n"
- "fmla z31.h, p3/M, z6.h, z21.h\n"
- "ld1h { z11.h }, p2/Z, [x15]\n"
- "fmla z28.h, p3/M, z1.h, z20.h\n"
- "fmla z29.h, p3/M, z0.h, z20.h\n"
- "ld1h { z20.h }, p2/Z, [x15, x17, LSL #1]\n"
- "addvl x15, x15, #1\n"
- "fmla z16.h, p3/M, z7.h, z12.h\n"
- "ld1h { z9.h }, p1/Z, [x15, x7, LSL #1]\n"
- "fmla z18.h, p3/M, z5.h, z12.h\n"
- "fmla z23.h, p3/M, z6.h, z11.h\n"
- "fmla z17.h, p3/M, z0.h, z11.h\n"
- "fmla z19.h, p3/M, z2.h, z20.h\n"
- "fmla z31.h, p3/M, z8.h, z12.h\n"
- "ld1h { z13.h }, p2/Z, [x13, x7, LSL #1]\n"
- "fmla z30.h, p3/M, z3.h, z11.h\n"
- "whilelt p2.h, x21, %x[n_channels]\n"
- "fmla z29.h, p3/M, z8.h, z20.h\n"
- "fmla z16.h, p3/M, z5.h, z20.h\n"
+ "fmla z30.h, p3/M, z3.h, z12.h\n"
+ "fmla z31.h, p3/M, z4.h, z13.h\n"
+ "fmla z23.h, p3/M, z2.h, z11.h\n"
+ "fmla z24.h, p3/M, z1.h, z11.h\n"
+ "fmla z27.h, p3/M, z6.h, z12.h\n"
+ "fmla z25.h, p3/M, z0.h, z11.h\n"
+ "ld1h { z12.h }, p2/Z, [x16]\n"
+ "ld1h { z11.h }, p2/Z, [x16, x15, LSL #1]\n"
+ "fmla z28.h, p3/M, z7.h, z13.h\n"
+ "addvl x16, x16, #1\n"
+ "fmla z30.h, p3/M, z5.h, z13.h\n"
+ "ld1h { z9.h }, p1/Z, [x16, x7, LSL #1]\n"
+ "fmla z23.h, p3/M, z6.h, z12.h\n"
+ "fmla z29.h, p3/M, z0.h, z12.h\n"
+ "fmla z26.h, p3/M, z3.h, z12.h\n"
+ "fmla z31.h, p3/M, z2.h, z11.h\n"
".inst 0xa040a0c0 // ld1h { z0.h-z3.h }, pn8.b/Z, [x6]\n"
"addvl x6, x6, #4\n"
- "fmax z23.h, p3/M, z23.h, z15.h\n"
+ "fmla z27.h, p3/M, z8.h, z13.h\n"
+ "ld1h { z13.h }, p2/Z, [x13, x7, LSL #1]\n"
+ "fmla z25.h, p3/M, z8.h, z11.h\n"
+ "whilelt p2.h, x21, %x[n_channels]\n"
+ "fmla z28.h, p3/M, z5.h, z11.h\n"
"addvl x13, x13, #1\n"
- "cmp x22, %x[n_channels]\n"
- "ld1h { z11.h }, p1/Z, [x5, x17, LSL #1]\n"
- "fmla z17.h, p3/M, z8.h, z13.h\n"
- "fmla z18.h, p3/M, z7.h, z13.h\n"
+ "cmp x26, %x[n_channels]\n"
+ "ld1h { z11.h }, p1/Z, [x5, x15, LSL #1]\n"
+ "fmax z23.h, p3/M, z23.h, z17.h\n"
"ld1h { z12.h }, p1/Z, [x13]\n"
- "fmla z19.h, p3/M, z6.h, z13.h\n"
+ "fmla z29.h, p3/M, z8.h, z13.h\n"
+ "fmla z30.h, p3/M, z7.h, z13.h\n"
+ "fmla z31.h, p3/M, z6.h, z13.h\n"
".inst 0xa040a0c4 // ld1h { z4.h-z7.h }, pn8.b/Z, [x6]\n"
"addvl x6, x6, #4\n"
- ".inst 0xc16ec9fc // fclamp { z28.h-z31.h }, z15.h, z14.h\n"
- "ld1h { z13.h }, p1/Z, [x16, x7, LSL #1]\n"
- "fmin z23.h, p3/M, z23.h, z14.h\n"
+ ".inst 0xc170ca38 // fclamp { z24.h-z27.h }, z17.h, z16.h\n"
+ "ld1h { z13.h }, p1/Z, [x8, x7, LSL #1]\n"
"ld1h { z8.h }, p3/Z, [x6]\n"
"addvl x6, x6, #1\n"
- ".inst 0xc16ec9f0 // fclamp { z16.h-z19.h }, z15.h, z14.h\n"
- "st1h { z30.h }, p0, [x24]\n"
- "st1h { z23.h }, p0, [x26]\n"
- "st1h { z28.h }, p0, [x26, x27, LSL #1]\n"
- "st1h { z29.h }, p0, [x26, x25, LSL #1]\n"
- "addvl x26, x26, #1\n"
- "st1h { z31.h }, p0, [x24, x27, LSL #1]\n"
- "st1h { z16.h }, p0, [x24, x25, LSL #1]\n"
- "addvl x24, x24, #1\n"
- "st1h { z17.h }, p0, [x23]\n"
- "st1h { z18.h }, p0, [x23, x27, LSL #1]\n"
- "st1h { z19.h }, p0, [x23, x25, LSL #1]\n"
+ "fmin z23.h, p3/M, z23.h, z16.h\n"
+ ".inst 0xc170ca3c // fclamp { z28.h-z31.h }, z17.h, z16.h\n"
+ "st1h { z26.h }, p0, [x23]\n"
+ "st1h { z27.h }, p0, [x23, x27, LSL #1]\n"
+ "st1h { z23.h }, p0, [x25]\n"
+ "st1h { z24.h }, p0, [x25, x27, LSL #1]\n"
+ "st1h { z25.h }, p0, [x25, x24, LSL #1]\n"
+ "addvl x25, x25, #1\n"
+ "st1h { z28.h }, p0, [x23, x24, LSL #1]\n"
"addvl x23, x23, #1\n"
+ "st1h { z29.h }, p0, [x22]\n"
+ "st1h { z30.h }, p0, [x22, x27, LSL #1]\n"
+ "st1h { z31.h }, p0, [x22, x24, LSL #1]\n"
+ "addvl x22, x22, #1\n"
"blt 3b\n"
"4:" // Tile loop: Channel tail
- "movprfx z20, z25\n fmla z20.h, p3/M, z7.h, z9.h\n"
- "movprfx z24, z25\n fmla z24.h, p3/M, z8.h, z9.h\n"
+ "movprfx z24, z18\n fmla z24.h, p3/M, z7.h, z9.h\n"
+ "movprfx z23, z18\n fmla z23.h, p3/M, z8.h, z9.h\n"
"ldr x3, [%x[params_struct], %[offsetof_args_tile_j]]\n"
"mov p0.b, p2.b\n"
- "movprfx z21, z25\n fmla z21.h, p3/M, z6.h, z9.h\n"
- "movprfx z22, z25\n fmla z22.h, p3/M, z5.h, z9.h\n"
+ "movprfx z25, z18\n fmla z25.h, p3/M, z6.h, z9.h\n"
+ "movprfx z26, z18\n fmla z26.h, p3/M, z5.h, z9.h\n"
"ldr x2, [%x[params_struct], %[offsetof_args_tile_i]]\n"
- "movprfx z23, z25\n fmla z23.h, p3/M, z4.h, z9.h\n"
- "movprfx z28, z25\n fmla z28.h, p3/M, z3.h, z9.h\n"
- "ldr x22, [%x[params_struct], %[offsetof_args_n_tile_cols]]\n"
- "movprfx z29, z25\n fmla z29.h, p3/M, z2.h, z9.h\n"
- "movprfx z31, z25\n fmla z31.h, p3/M, z0.h, z9.h\n"
+ "movprfx z27, z18\n fmla z27.h, p3/M, z4.h, z9.h\n"
+ "movprfx z28, z18\n fmla z28.h, p3/M, z3.h, z9.h\n"
+ "ldr x9, [%x[params_struct], %[offsetof_args_n_tile_cols]]\n"
+ "movprfx z29, z18\n fmla z29.h, p3/M, z2.h, z9.h\n"
+ "movprfx z31, z18\n fmla z31.h, p3/M, z0.h, z9.h\n"
"ldr x21, [%x[params_struct], %[offsetof_args_n_tile_rows]]\n"
"add x3, x3, #0x1\n"
- "fmla z20.h, p3/M, z4.h, z13.h\n"
- "fmla z24.h, p3/M, z0.h, z10.h\n"
- "ld1h { z19.h }, p2/Z, [x15, x8, LSL #1]\n"
+ "fmla z24.h, p3/M, z4.h, z13.h\n"
+ "fmla z23.h, p3/M, z0.h, z10.h\n"
+ "ld1h { z10.h }, p2/Z, [x16, x17, LSL #1]\n"
"add x20, x2, #0x1\n"
- "fmla z21.h, p3/M, z2.h, z11.h\n"
- "ld1h { z18.h }, p2/Z, [x15, x4, LSL #1]\n"
- "fmla z22.h, p3/M, z2.h, z13.h\n"
- "cmp x3, x22\n"
- "fmla z23.h, p3/M, z1.h, z13.h\n"
+ "fmla z25.h, p3/M, z2.h, z11.h\n"
+ "ld1h { z11.h }, p2/Z, [x16, x4, LSL #1]\n"
+ "fmla z26.h, p3/M, z2.h, z13.h\n"
+ "cmp x3, x9\n"
+ "fmla z27.h, p3/M, z1.h, z13.h\n"
"fmla z28.h, p3/M, z0.h, z13.h\n"
"csel x2, x2, x20, LT\n"
"csel x3, x3, XZR, LT\n"
"fmla z29.h, p3/M, z6.h, z12.h\n"
- "ld1h { z16.h }, p2/Z, [x13, x17, LSL #1]\n"
- "movprfx z30, z25\n fmla z30.h, p3/M, z1.h, z9.h\n"
+ "ld1h { z12.h }, p2/Z, [x13, x15, LSL #1]\n"
+ "movprfx z30, z18\n fmla z30.h, p3/M, z1.h, z9.h\n"
"cmp x2, x21\n"
- "fmla z20.h, p3/M, z6.h, z18.h\n"
- "fmla z24.h, p3/M, z5.h, z13.h\n"
- "fmla z21.h, p3/M, z3.h, z13.h\n"
- "ld1h { z17.h }, p2/Z, [x5, x4, LSL #1]\n"
- "fmla z22.h, p3/M, z4.h, z18.h\n"
- "fmla z31.h, p3/M, z8.h, z16.h\n"
- "ld1h { z16.h }, p2/Z, [x5, x8, LSL #1]\n"
- "fmla z23.h, p3/M, z3.h, z18.h\n"
- "fmla z30.h, p3/M, z0.h, z18.h\n"
- "fmla z29.h, p3/M, z1.h, z18.h\n"
- "fmla z20.h, p3/M, z0.h, z17.h\n"
- "fmla z24.h, p3/M, z7.h, z18.h\n"
- "ld1h { z18.h }, p2/Z, [x16]\n"
- "fmla z21.h, p3/M, z1.h, z16.h\n"
- "fmla z28.h, p3/M, z4.h, z19.h\n"
- "fmla z31.h, p3/M, z1.h, z19.h\n"
- "fmla z23.h, p3/M, z5.h, z19.h\n"
- "fmla z30.h, p3/M, z2.h, z19.h\n"
- "fmla z22.h, p3/M, z0.h, z18.h\n"
- "fmla z20.h, p3/M, z2.h, z16.h\n"
- "fmla z24.h, p3/M, z1.h, z17.h\n"
- "ld1h { z17.h }, p2/Z, [x16, x17, LSL #1]\n"
- "ld1h { z16.h }, p2/Z, [x14]\n"
- "fmla z21.h, p3/M, z7.h, z19.h\n"
- "fmla z28.h, p3/M, z2.h, z17.h\n"
- "fmla z20.h, p3/M, z8.h, z19.h\n"
- "fmla z29.h, p3/M, z3.h, z16.h\n"
- "ld1h { z19.h }, p2/Z, [x14, x7, LSL #1]\n"
- "fmla z24.h, p3/M, z3.h, z18.h\n"
- "fmla z21.h, p3/M, z5.h, z17.h\n"
- "ld1h { z18.h }, p2/Z, [x14, x17, LSL #1]\n"
- "fmla z22.h, p3/M, z6.h, z16.h\n"
- "ld1h { z16.h }, p2/Z, [x13, x4, LSL #1]\n"
- "fmla z30.h, p3/M, z4.h, z19.h\n"
- "fmla z31.h, p3/M, z3.h, z19.h\n"
- "ld1h { z17.h }, p2/Z, [x16, x4, LSL #1]\n"
- "fmla z23.h, p3/M, z7.h, z19.h\n"
- "fmla z28.h, p3/M, z6.h, z19.h\n"
- "fmla z29.h, p3/M, z5.h, z19.h\n"
- "fmla z22.h, p3/M, z8.h, z19.h\n"
- "fmla z20.h, p3/M, z3.h, z17.h\n"
- "fmla z31.h, p3/M, z5.h, z18.h\n"
- "fmla z30.h, p3/M, z6.h, z16.h\n"
- "fmla z28.h, p3/M, z8.h, z18.h\n"
- "fmla z23.h, p3/M, z0.h, z17.h\n"
- "ld1h { z18.h }, p2/Z, [x16, x8, LSL #1]\n"
- "fmla z29.h, p3/M, z7.h, z16.h\n"
- "ld1h { z16.h }, p2/Z, [x13, x8, LSL #1]\n"
- "fmla z24.h, p3/M, z4.h, z17.h\n"
- "fmla z22.h, p3/M, z1.h, z17.h\n"
- "ld1h { z17.h }, p2/Z, [x14, x4, LSL #1]\n"
- "fmla z20.h, p3/M, z5.h, z18.h\n"
- "fmla z21.h, p3/M, z4.h, z18.h\n"
- "fmla z30.h, p3/M, z8.h, z16.h\n"
- "fmla z31.h, p3/M, z7.h, z16.h\n"
- "ld1h { z19.h }, p2/Z, [x14, x8, LSL #1]\n"
- "fmla z23.h, p3/M, z2.h, z18.h\n"
- "fmla z28.h, p3/M, z1.h, z18.h\n"
- "ld1h { z16.h }, p2/Z, [x5, x7, LSL #1]\n"
- "fmla z29.h, p3/M, z4.h, z17.h\n"
- "fmla z22.h, p3/M, z7.h, z17.h\n"
- "fmla z30.h, p3/M, z3.h, z17.h\n"
- "fmla z24.h, p3/M, z2.h, z16.h\n"
- "fmla z31.h, p3/M, z4.h, z19.h\n"
- "fmla z23.h, p3/M, z6.h, z17.h\n"
- "ld1h { z18.h }, p2/Z, [x15]\n"
- "fmla z20.h, p3/M, z1.h, z16.h\n"
- "fmla z21.h, p3/M, z0.h, z16.h\n"
- "ld1h { z17.h }, p2/Z, [x15, x17, LSL #1]\n"
- "fmla z28.h, p3/M, z7.h, z19.h\n"
- "fmla z30.h, p3/M, z5.h, z19.h\n"
- "fmla z24.h, p3/M, z6.h, z18.h\n"
- "fmla z29.h, p3/M, z0.h, z18.h\n"
- "fmla z31.h, p3/M, z2.h, z17.h\n"
- "fmla z23.h, p3/M, z8.h, z19.h\n"
- "ld1h { z16.h }, p2/Z, [x13, x7, LSL #1]\n"
- "fmla z22.h, p3/M, z3.h, z18.h\n"
- "fmla z21.h, p3/M, z8.h, z17.h\n"
- "fmla z28.h, p3/M, z5.h, z17.h\n"
- "fmax z24.h, p3/M, z24.h, z15.h\n"
- "fmla z29.h, p3/M, z8.h, z16.h\n"
- "fmla z30.h, p3/M, z7.h, z16.h\n"
- "fmla z31.h, p3/M, z6.h, z16.h\n"
- ".inst 0xc16ec9f4 // fclamp { z20.h-z23.h }, z15.h, z14.h\n"
- "fmin z24.h, p3/M, z24.h, z14.h\n"
- ".inst 0xc16ec9fc // fclamp { z28.h-z31.h }, z15.h, z14.h\n"
- "st1h { z22.h }, p0, [x24]\n"
- "st1h { z24.h }, p0, [x26]\n"
- "st1h { z20.h }, p0, [x26, x27, LSL #1]\n"
- "st1h { z21.h }, p0, [x26, x25, LSL #1]\n"
- "st1h { z23.h }, p0, [x24, x27, LSL #1]\n"
- "st1h { z28.h }, p0, [x24, x25, LSL #1]\n"
- "st1h { z29.h }, p0, [x23]\n"
- "st1h { z30.h }, p0, [x23, x27, LSL #1]\n"
- "st1h { z31.h }, p0, [x23, x25, LSL #1]\n"
+ "fmla z24.h, p3/M, z6.h, z11.h\n"
+ "fmla z23.h, p3/M, z5.h, z13.h\n"
+ "fmla z25.h, p3/M, z3.h, z13.h\n"
+ "ld1h { z13.h }, p2/Z, [x5, x4, LSL #1]\n"
+ "fmla z26.h, p3/M, z4.h, z11.h\n"
+ "fmla z31.h, p3/M, z8.h, z12.h\n"
+ "ld1h { z12.h }, p2/Z, [x5, x17, LSL #1]\n"
+ "fmla z27.h, p3/M, z3.h, z11.h\n"
+ "fmla z30.h, p3/M, z0.h, z11.h\n"
+ "fmla z29.h, p3/M, z1.h, z11.h\n"
+ "fmla z24.h, p3/M, z0.h, z13.h\n"
+ "fmla z23.h, p3/M, z7.h, z11.h\n"
+ "ld1h { z11.h }, p2/Z, [x8]\n"
+ "fmla z25.h, p3/M, z1.h, z12.h\n"
+ "fmla z28.h, p3/M, z4.h, z10.h\n"
+ "fmla z31.h, p3/M, z1.h, z10.h\n"
+ "fmla z27.h, p3/M, z5.h, z10.h\n"
+ "fmla z30.h, p3/M, z2.h, z10.h\n"
+ "fmla z26.h, p3/M, z0.h, z11.h\n"
+ "fmla z24.h, p3/M, z2.h, z12.h\n"
+ "fmla z23.h, p3/M, z1.h, z13.h\n"
+ "ld1h { z13.h }, p2/Z, [x8, x15, LSL #1]\n"
+ "ld1h { z12.h }, p2/Z, [x14]\n"
+ "fmla z25.h, p3/M, z7.h, z10.h\n"
+ "fmla z28.h, p3/M, z2.h, z13.h\n"
+ "fmla z24.h, p3/M, z8.h, z10.h\n"
+ "ld1h { z10.h }, p2/Z, [x14, x7, LSL #1]\n"
+ "fmla z29.h, p3/M, z3.h, z12.h\n"
+ "fmla z23.h, p3/M, z3.h, z11.h\n"
+ "ld1h { z11.h }, p2/Z, [x14, x15, LSL #1]\n"
+ "fmla z26.h, p3/M, z6.h, z12.h\n"
+ "ld1h { z12.h }, p2/Z, [x8, x4, LSL #1]\n"
+ "fmla z30.h, p3/M, z4.h, z10.h\n"
+ "fmla z31.h, p3/M, z3.h, z10.h\n"
+ "fmla z25.h, p3/M, z5.h, z13.h\n"
+ "fmla z27.h, p3/M, z7.h, z10.h\n"
+ "ld1h { z13.h }, p2/Z, [x13, x4, LSL #1]\n"
+ "fmla z28.h, p3/M, z6.h, z10.h\n"
+ "fmla z29.h, p3/M, z5.h, z10.h\n"
+ "fmla z26.h, p3/M, z8.h, z10.h\n"
+ "fmla z24.h, p3/M, z3.h, z12.h\n"
+ "fmla z31.h, p3/M, z5.h, z11.h\n"
+ "fmla z30.h, p3/M, z6.h, z13.h\n"
+ "fmla z27.h, p3/M, z0.h, z12.h\n"
+ "fmla z23.h, p3/M, z4.h, z12.h\n"
+ "fmla z28.h, p3/M, z8.h, z11.h\n"
+ "fmla z29.h, p3/M, z7.h, z13.h\n"
+ "ld1h { z13.h }, p2/Z, [x13, x17, LSL #1]\n"
+ "ld1h { z11.h }, p2/Z, [x8, x17, LSL #1]\n"
+ "fmla z26.h, p3/M, z1.h, z12.h\n"
+ "ld1h { z12.h }, p2/Z, [x14, x4, LSL #1]\n"
+ "fmla z30.h, p3/M, z8.h, z13.h\n"
+ "fmla z31.h, p3/M, z7.h, z13.h\n"
+ "ld1h { z13.h }, p2/Z, [x14, x17, LSL #1]\n"
+ "fmla z24.h, p3/M, z5.h, z11.h\n"
+ "fmla z25.h, p3/M, z4.h, z11.h\n"
+ "fmla z27.h, p3/M, z2.h, z11.h\n"
+ "fmla z28.h, p3/M, z1.h, z11.h\n"
+ "ld1h { z11.h }, p2/Z, [x5, x7, LSL #1]\n"
+ "fmla z29.h, p3/M, z4.h, z12.h\n"
+ "fmla z26.h, p3/M, z7.h, z12.h\n"
+ "fmla z30.h, p3/M, z3.h, z12.h\n"
+ "fmla z31.h, p3/M, z4.h, z13.h\n"
+ "fmla z23.h, p3/M, z2.h, z11.h\n"
+ "fmla z24.h, p3/M, z1.h, z11.h\n"
+ "fmla z27.h, p3/M, z6.h, z12.h\n"
+ "fmla z25.h, p3/M, z0.h, z11.h\n"
+ "ld1h { z12.h }, p2/Z, [x16]\n"
+ "ld1h { z11.h }, p2/Z, [x16, x15, LSL #1]\n"
+ "fmla z28.h, p3/M, z7.h, z13.h\n"
+ "fmla z30.h, p3/M, z5.h, z13.h\n"
+ "fmla z23.h, p3/M, z6.h, z12.h\n"
+ "fmla z29.h, p3/M, z0.h, z12.h\n"
+ "fmla z26.h, p3/M, z3.h, z12.h\n"
+ "fmla z31.h, p3/M, z2.h, z11.h\n"
+ "fmla z27.h, p3/M, z8.h, z13.h\n"
+ "ld1h { z13.h }, p2/Z, [x13, x7, LSL #1]\n"
+ "fmla z25.h, p3/M, z8.h, z11.h\n"
+ "fmla z28.h, p3/M, z5.h, z11.h\n"
+ "fmax z23.h, p3/M, z23.h, z17.h\n"
+ "fmla z29.h, p3/M, z8.h, z13.h\n"
+ "fmla z30.h, p3/M, z7.h, z13.h\n"
+ "fmla z31.h, p3/M, z6.h, z13.h\n"
+ ".inst 0xc170ca38 // fclamp { z24.h-z27.h }, z17.h, z16.h\n"
+ "fmin z23.h, p3/M, z23.h, z16.h\n"
+ ".inst 0xc170ca3c // fclamp { z28.h-z31.h }, z17.h, z16.h\n"
+ "st1h { z26.h }, p0, [x23]\n"
+ "st1h { z27.h }, p0, [x23, x27, LSL #1]\n"
+ "st1h { z23.h }, p0, [x25]\n"
+ "st1h { z24.h }, p0, [x25, x27, LSL #1]\n"
+ "st1h { z25.h }, p0, [x25, x24, LSL #1]\n"
+ "st1h { z28.h }, p0, [x23, x24, LSL #1]\n"
+ "st1h { z29.h }, p0, [x22]\n"
+ "st1h { z30.h }, p0, [x22, x27, LSL #1]\n"
+ "st1h { z31.h }, p0, [x22, x24, LSL #1]\n"
"blt 1b\n"
".inst 0xd503467f // SMSTOP\n"
:
@@ -480,4 +480,4 @@ void sme2_fp16_nhwc_3x3_s1_output3x3_mla_depthfirst_direct_impl(
} // namespace depthwise
} // namespace arm_conv
-#endif // defined(ARM_COMPUTE_ENABLE_SME2) && defined(__ARM_FP16_ARGS) && defined(__ARM_FEATURE_FP16_VECTOR_ARITHMETIC)
+#endif // defined(ARM_COMPUTE_ENABLE_SME2)