From 74921eee924625426429044decefe3673561b174 Mon Sep 17 00:00:00 2001 From: Michael Tyler Date: Wed, 12 Apr 2023 17:43:17 +0100 Subject: Update CPU kernel implementations and guard directives Resolves COMPMID-6023 Change-Id: I868975d14c4f98af6716726feda22405a6a4c891 Signed-off-by: Michael Tyler Reviewed-on: https://review.mlplatform.org/c/ml/ComputeLibrary/+/9686 Tested-by: Arm Jenkins Reviewed-by: Viet-Hoa Do Comments-Addressed: Arm Jenkins Benchmark: Arm Jenkins --- .../sve_interleaved_fp16_mla_8x3VL/a64fx.cpp | 182 +++++++++++---------- .../sve_interleaved_fp16_mla_8x3VL/generic.cpp | 120 +++++++------- 2 files changed, 155 insertions(+), 147 deletions(-) (limited to 'src/core/NEON/kernels/arm_gemm/kernels/sve_interleaved_fp16_mla_8x3VL') diff --git a/src/core/NEON/kernels/arm_gemm/kernels/sve_interleaved_fp16_mla_8x3VL/a64fx.cpp b/src/core/NEON/kernels/arm_gemm/kernels/sve_interleaved_fp16_mla_8x3VL/a64fx.cpp index 9287509889..609277d889 100644 --- a/src/core/NEON/kernels/arm_gemm/kernels/sve_interleaved_fp16_mla_8x3VL/a64fx.cpp +++ b/src/core/NEON/kernels/arm_gemm/kernels/sve_interleaved_fp16_mla_8x3VL/a64fx.cpp @@ -28,8 +28,12 @@ namespace arm_gemm { void sve_interleaved_fp16_mla_8x3VL_a64fx( - const __fp16 *Apanel, const __fp16 *Bpanel, - __fp16 *Cpanel, int ablocks, int bblocks, int K) { + const __fp16 *Apanel, + const __fp16 *Bpanel, + __fp16 *Cpanel, + int ablocks, + int bblocks, + int K) { struct KernelArgs { size_t K = {}; @@ -88,7 +92,7 @@ void sve_interleaved_fp16_mla_8x3VL_a64fx( "fmla z9.h, p0/M, z1.h, z3.h\n" "sub x20, x20, #0x2\n" "fmla z10.h, p0/M, z2.h, z3.h\n" - "ld1rh { z3.h }, p0/Z, [%x[Apanel], #8]\n" + "ld1rh { z7.h }, p0/Z, [%x[Apanel], #8]\n" "fmla z11.h, p0/M, z0.h, z4.h\n" "fmla z12.h, p0/M, z1.h, z4.h\n" "fmla z13.h, p0/M, z2.h, z4.h\n" @@ -97,63 +101,63 @@ void sve_interleaved_fp16_mla_8x3VL_a64fx( "fmla z15.h, p0/M, z1.h, z5.h\n" "cmp x20, #0x2\n" "fmla z16.h, p0/M, z2.h, z5.h\n" - "ld1rh { z5.h }, p0/Z, [%x[Apanel], #12]\n" + "ld1rh { z3.h }, p0/Z, [%x[Apanel], #12]\n" "fmla z17.h, p0/M, z0.h, z6.h\n" "fmla z18.h, p0/M, z1.h, z6.h\n" "fmla z19.h, p0/M, z2.h, z6.h\n" - "ld1rh { z6.h }, p0/Z, [%x[Apanel], #14]\n" - "fmla z20.h, p0/M, z0.h, z3.h\n" - "fmla z21.h, p0/M, z1.h, z3.h\n" - "fmla z22.h, p0/M, z2.h, z3.h\n" - "ld1rh { z3.h }, p0/Z, [%x[Apanel], #16]\n" + "ld1rh { z5.h }, p0/Z, [%x[Apanel], #14]\n" + "fmla z20.h, p0/M, z0.h, z7.h\n" + "fmla z21.h, p0/M, z1.h, z7.h\n" + "fmla z22.h, p0/M, z2.h, z7.h\n" + "ld1rh { z7.h }, p0/Z, [%x[Apanel], #16]\n" "fmla z23.h, p0/M, z0.h, z4.h\n" "fmla z24.h, p0/M, z1.h, z4.h\n" "fmla z25.h, p0/M, z2.h, z4.h\n" "ld1rh { z4.h }, p0/Z, [%x[Apanel], #18]\n" - "fmla z26.h, p0/M, z0.h, z5.h\n" - "fmla z27.h, p0/M, z1.h, z5.h\n" - "fmla z28.h, p0/M, z2.h, z5.h\n" - "ld1rh { z5.h }, p0/Z, [%x[Apanel], #20]\n" - "fmla z29.h, p0/M, z0.h, z6.h\n" - "ld1h { z0.h }, p0/Z, [x22, #3, MUL VL]\n" - "fmla z30.h, p0/M, z1.h, z6.h\n" - "fmla z31.h, p0/M, z2.h, z6.h\n" - "ld1h { z1.h }, p0/Z, [x22, #4, MUL VL]\n" - "ld1h { z2.h }, p0/Z, [x22, #5, MUL VL]\n" - "fmla z8.h, p0/M, z0.h, z3.h\n" - "ld1rh { z6.h }, p0/Z, [%x[Apanel], #22]\n" - "fmla z9.h, p0/M, z1.h, z3.h\n" - "fmla z10.h, p0/M, z2.h, z3.h\n" - "fmla z11.h, p0/M, z0.h, z4.h\n" - "ld1rh { z3.h }, p0/Z, [%x[Apanel], #24]\n" - "fmla z12.h, p0/M, z1.h, z4.h\n" - "fmla z13.h, p0/M, z2.h, z4.h\n" + "fmla z26.h, p0/M, z0.h, z3.h\n" + "fmla z27.h, p0/M, z1.h, z3.h\n" + "fmla z28.h, p0/M, z2.h, z3.h\n" + "ld1rh { z3.h }, p0/Z, [%x[Apanel], #20]\n" + "fmla z29.h, p0/M, z0.h, z5.h\n" + "ld1h { z6.h }, p0/Z, [x22, #3, MUL VL]\n" + "fmla z30.h, p0/M, z1.h, z5.h\n" + "fmla z31.h, p0/M, z2.h, z5.h\n" + "ld1h { z2.h }, p0/Z, [x22, #4, MUL VL]\n" + "ld1h { z5.h }, p0/Z, [x22, #5, MUL VL]\n" + "fmla z8.h, p0/M, z6.h, z7.h\n" + "ld1rh { z1.h }, p0/Z, [%x[Apanel], #22]\n" + "fmla z9.h, p0/M, z2.h, z7.h\n" + "fmla z10.h, p0/M, z5.h, z7.h\n" + "fmla z11.h, p0/M, z6.h, z4.h\n" + "ld1rh { z7.h }, p0/Z, [%x[Apanel], #24]\n" + "fmla z12.h, p0/M, z2.h, z4.h\n" + "fmla z13.h, p0/M, z5.h, z4.h\n" "ld1rh { z4.h }, p0/Z, [%x[Apanel], #26]\n" - "fmla z14.h, p0/M, z0.h, z5.h\n" - "fmla z15.h, p0/M, z1.h, z5.h\n" + "fmla z14.h, p0/M, z6.h, z3.h\n" + "fmla z15.h, p0/M, z2.h, z3.h\n" "addvl x22, x22, #6\n" - "fmla z16.h, p0/M, z2.h, z5.h\n" - "ld1rh { z5.h }, p0/Z, [%x[Apanel], #28]\n" - "fmla z17.h, p0/M, z0.h, z6.h\n" - "fmla z18.h, p0/M, z1.h, z6.h\n" - "fmla z19.h, p0/M, z2.h, z6.h\n" - "ld1rh { z6.h }, p0/Z, [%x[Apanel], #30]\n" + "fmla z16.h, p0/M, z5.h, z3.h\n" + "ld1rh { z0.h }, p0/Z, [%x[Apanel], #28]\n" + "fmla z17.h, p0/M, z6.h, z1.h\n" + "fmla z18.h, p0/M, z2.h, z1.h\n" + "fmla z19.h, p0/M, z5.h, z1.h\n" + "ld1rh { z1.h }, p0/Z, [%x[Apanel], #30]\n" "add %x[Apanel], %x[Apanel], #0x20\n" - "fmla z20.h, p0/M, z0.h, z3.h\n" - "fmla z21.h, p0/M, z1.h, z3.h\n" - "fmla z22.h, p0/M, z2.h, z3.h\n" - "fmla z23.h, p0/M, z0.h, z4.h\n" + "fmla z20.h, p0/M, z6.h, z7.h\n" + "fmla z21.h, p0/M, z2.h, z7.h\n" + "fmla z22.h, p0/M, z5.h, z7.h\n" + "fmla z23.h, p0/M, z6.h, z4.h\n" "ld1rh { z3.h }, p0/Z, [%x[Apanel]]\n" - "fmla z24.h, p0/M, z1.h, z4.h\n" - "fmla z25.h, p0/M, z2.h, z4.h\n" + "fmla z24.h, p0/M, z2.h, z4.h\n" + "fmla z25.h, p0/M, z5.h, z4.h\n" "ld1rh { z4.h }, p0/Z, [%x[Apanel], #2]\n" - "fmla z26.h, p0/M, z0.h, z5.h\n" - "fmla z27.h, p0/M, z1.h, z5.h\n" - "fmla z28.h, p0/M, z2.h, z5.h\n" - "fmla z29.h, p0/M, z0.h, z6.h\n" + "fmla z26.h, p0/M, z6.h, z0.h\n" + "fmla z27.h, p0/M, z2.h, z0.h\n" + "fmla z28.h, p0/M, z5.h, z0.h\n" + "fmla z29.h, p0/M, z6.h, z1.h\n" "ld1h { z0.h }, p0/Z, [x22]\n" - "fmla z30.h, p0/M, z1.h, z6.h\n" - "fmla z31.h, p0/M, z2.h, z6.h\n" + "fmla z30.h, p0/M, z2.h, z1.h\n" + "fmla z31.h, p0/M, z5.h, z1.h\n" "ld1h { z1.h }, p0/Z, [x22, #1, MUL VL]\n" "ld1h { z2.h }, p0/Z, [x22, #2, MUL VL]\n" "ld1rh { z5.h }, p0/Z, [%x[Apanel], #4]\n" @@ -164,7 +168,7 @@ void sve_interleaved_fp16_mla_8x3VL_a64fx( "fmla z9.h, p0/M, z1.h, z3.h\n" "addvl x22, x22, #3\n" "fmla z10.h, p0/M, z2.h, z3.h\n" - "ld1rh { z3.h }, p0/Z, [%x[Apanel], #8]\n" + "ld1rh { z7.h }, p0/Z, [%x[Apanel], #8]\n" "fmla z11.h, p0/M, z0.h, z4.h\n" "fmla z12.h, p0/M, z1.h, z4.h\n" "fmla z13.h, p0/M, z2.h, z4.h\n" @@ -176,58 +180,58 @@ void sve_interleaved_fp16_mla_8x3VL_a64fx( "fmla z17.h, p0/M, z0.h, z6.h\n" "fmla z18.h, p0/M, z1.h, z6.h\n" "fmla z19.h, p0/M, z2.h, z6.h\n" - "ld1rh { z6.h }, p0/Z, [%x[Apanel], #14]\n" - "fmla z20.h, p0/M, z0.h, z3.h\n" - "fmla z21.h, p0/M, z1.h, z3.h\n" + "ld1rh { z3.h }, p0/Z, [%x[Apanel], #14]\n" + "fmla z20.h, p0/M, z0.h, z7.h\n" + "fmla z21.h, p0/M, z1.h, z7.h\n" "add %x[Apanel], %x[Apanel], #0x10\n" - "fmla z22.h, p0/M, z2.h, z3.h\n" + "fmla z22.h, p0/M, z2.h, z7.h\n" "fmla z23.h, p0/M, z0.h, z4.h\n" "fmla z24.h, p0/M, z1.h, z4.h\n" "fmla z25.h, p0/M, z2.h, z4.h\n" "fmla z26.h, p0/M, z0.h, z5.h\n" "fmla z27.h, p0/M, z1.h, z5.h\n" "fmla z28.h, p0/M, z2.h, z5.h\n" - "fmla z29.h, p0/M, z0.h, z6.h\n" - "fmla z30.h, p0/M, z1.h, z6.h\n" - "fmla z31.h, p0/M, z2.h, z6.h\n" + "fmla z29.h, p0/M, z0.h, z3.h\n" + "fmla z30.h, p0/M, z1.h, z3.h\n" + "fmla z31.h, p0/M, z2.h, z3.h\n" "cbz x20, 5f\n" - "ld1h { z0.h }, p0/Z, [x22]\n" - "ld1h { z1.h }, p0/Z, [x22, #1, MUL VL]\n" - "ld1h { z2.h }, p0/Z, [x22, #2, MUL VL]\n" + "ld1h { z6.h }, p0/Z, [x22]\n" + "ld1h { z5.h }, p0/Z, [x22, #1, MUL VL]\n" + "ld1h { z4.h }, p0/Z, [x22, #2, MUL VL]\n" "ld1rh { z3.h }, p0/Z, [%x[Apanel]]\n" - "fmla z8.h, p0/M, z0.h, z3.h\n" - "ld1rh { z4.h }, p0/Z, [%x[Apanel], #2]\n" - "ld1rh { z5.h }, p0/Z, [%x[Apanel], #4]\n" - "fmla z9.h, p0/M, z1.h, z3.h\n" - "ld1rh { z6.h }, p0/Z, [%x[Apanel], #6]\n" - "fmla z10.h, p0/M, z2.h, z3.h\n" - "fmla z11.h, p0/M, z0.h, z4.h\n" - "fmla z12.h, p0/M, z1.h, z4.h\n" - "fmla z13.h, p0/M, z2.h, z4.h\n" + "fmla z8.h, p0/M, z6.h, z3.h\n" + "ld1rh { z2.h }, p0/Z, [%x[Apanel], #2]\n" + "ld1rh { z1.h }, p0/Z, [%x[Apanel], #4]\n" + "fmla z9.h, p0/M, z5.h, z3.h\n" + "ld1rh { z0.h }, p0/Z, [%x[Apanel], #6]\n" + "fmla z10.h, p0/M, z4.h, z3.h\n" + "fmla z11.h, p0/M, z6.h, z2.h\n" + "fmla z12.h, p0/M, z5.h, z2.h\n" + "fmla z13.h, p0/M, z4.h, z2.h\n" "ld1rh { z3.h }, p0/Z, [%x[Apanel], #8]\n" - "fmla z14.h, p0/M, z0.h, z5.h\n" - "fmla z15.h, p0/M, z1.h, z5.h\n" - "ld1rh { z4.h }, p0/Z, [%x[Apanel], #10]\n" - "fmla z16.h, p0/M, z2.h, z5.h\n" - "fmla z17.h, p0/M, z0.h, z6.h\n" - "ld1rh { z5.h }, p0/Z, [%x[Apanel], #12]\n" - "fmla z18.h, p0/M, z1.h, z6.h\n" - "fmla z19.h, p0/M, z2.h, z6.h\n" - "ld1rh { z6.h }, p0/Z, [%x[Apanel], #14]\n" - "fmla z20.h, p0/M, z0.h, z3.h\n" - "fmla z21.h, p0/M, z1.h, z3.h\n" + "fmla z14.h, p0/M, z6.h, z1.h\n" + "fmla z15.h, p0/M, z5.h, z1.h\n" + "ld1rh { z2.h }, p0/Z, [%x[Apanel], #10]\n" + "fmla z16.h, p0/M, z4.h, z1.h\n" + "fmla z17.h, p0/M, z6.h, z0.h\n" + "ld1rh { z1.h }, p0/Z, [%x[Apanel], #12]\n" + "fmla z18.h, p0/M, z5.h, z0.h\n" + "fmla z19.h, p0/M, z4.h, z0.h\n" + "ld1rh { z0.h }, p0/Z, [%x[Apanel], #14]\n" + "fmla z20.h, p0/M, z6.h, z3.h\n" + "fmla z21.h, p0/M, z5.h, z3.h\n" "addvl x22, x22, #3\n" - "fmla z22.h, p0/M, z2.h, z3.h\n" - "fmla z23.h, p0/M, z0.h, z4.h\n" + "fmla z22.h, p0/M, z4.h, z3.h\n" + "fmla z23.h, p0/M, z6.h, z2.h\n" "add %x[Apanel], %x[Apanel], #0x10\n" - "fmla z24.h, p0/M, z1.h, z4.h\n" - "fmla z25.h, p0/M, z2.h, z4.h\n" - "fmla z26.h, p0/M, z0.h, z5.h\n" - "fmla z27.h, p0/M, z1.h, z5.h\n" - "fmla z28.h, p0/M, z2.h, z5.h\n" - "fmla z29.h, p0/M, z0.h, z6.h\n" - "fmla z30.h, p0/M, z1.h, z6.h\n" - "fmla z31.h, p0/M, z2.h, z6.h\n" + "fmla z24.h, p0/M, z5.h, z2.h\n" + "fmla z25.h, p0/M, z4.h, z2.h\n" + "fmla z26.h, p0/M, z6.h, z1.h\n" + "fmla z27.h, p0/M, z5.h, z1.h\n" + "fmla z28.h, p0/M, z4.h, z1.h\n" + "fmla z29.h, p0/M, z6.h, z0.h\n" + "fmla z30.h, p0/M, z5.h, z0.h\n" + "fmla z31.h, p0/M, z4.h, z0.h\n" "5:" // multiply loop done "st1h { z8.h }, p0, [%x[Cpanel]]\n" "subs x23, x23, #0x1\n" @@ -261,7 +265,7 @@ void sve_interleaved_fp16_mla_8x3VL_a64fx( "bne 1b\n" : [Apanel] "+&r" (Apanel), [Cpanel] "+&r" (Cpanel), [ablocks] "+&r" (ablocks) : [args_ptr] "r" (&ka), [offsetof_Bpanel] "I" (offsetof(KernelArgs, Bpanel)), [offsetof_K] "I" (offsetof(KernelArgs, K)), [offsetof_bblocks] "I" (offsetof(KernelArgs, bblocks)) - : "cc", "memory", "p0", "x20", "x21", "x22", "x23", "z0", "z1", "z2", "z3", "z4", "z5", "z6", "z8", "z9", "z10", "z11", "z12", "z13", "z14", "z15", "z16", "z17", "z18", "z19", "z20", "z21", "z22", "z23", "z24", "z25", "z26", "z27", "z28", "z29", "z30", "z31" + : "cc", "memory", "p0", "x20", "x21", "x22", "x23", "z0", "z1", "z2", "z3", "z4", "z5", "z6", "z7", "z8", "z9", "z10", "z11", "z12", "z13", "z14", "z15", "z16", "z17", "z18", "z19", "z20", "z21", "z22", "z23", "z24", "z25", "z26", "z27", "z28", "z29", "z30", "z31" ); } diff --git a/src/core/NEON/kernels/arm_gemm/kernels/sve_interleaved_fp16_mla_8x3VL/generic.cpp b/src/core/NEON/kernels/arm_gemm/kernels/sve_interleaved_fp16_mla_8x3VL/generic.cpp index 1ac2ac075e..3b16c97e2c 100644 --- a/src/core/NEON/kernels/arm_gemm/kernels/sve_interleaved_fp16_mla_8x3VL/generic.cpp +++ b/src/core/NEON/kernels/arm_gemm/kernels/sve_interleaved_fp16_mla_8x3VL/generic.cpp @@ -28,8 +28,12 @@ namespace arm_gemm { void sve_interleaved_fp16_mla_8x3VL( - const __fp16 *Apanel, const __fp16 *Bpanel, - __fp16 *Cpanel, int ablocks, int bblocks, int K) { + const __fp16 *Apanel, + const __fp16 *Bpanel, + __fp16 *Cpanel, + int ablocks, + int bblocks, + int K) { struct KernelArgs { size_t K = {}; @@ -83,16 +87,16 @@ void sve_interleaved_fp16_mla_8x3VL( "3:" // main loop head "fmla z8.h, z2.h, z0.h[0]\n" "fmla z11.h, z2.h, z0.h[1]\n" - "ld1rqh { z1.h }, p0/Z, [%x[Apanel], #16]\n" + "ld1rqh { z7.h }, p0/Z, [%x[Apanel], #16]\n" "fmla z14.h, z2.h, z0.h[2]\n" "fmla z17.h, z2.h, z0.h[3]\n" - "ld1h { z5.h }, p0/Z, [x22, #3, MUL VL]\n" + "ld1h { z6.h }, p0/Z, [x22, #3, MUL VL]\n" "fmla z20.h, z2.h, z0.h[4]\n" "fmla z23.h, z2.h, z0.h[5]\n" - "ld1h { z6.h }, p0/Z, [x22, #4, MUL VL]\n" + "ld1h { z5.h }, p0/Z, [x22, #4, MUL VL]\n" "fmla z26.h, z2.h, z0.h[6]\n" "fmla z29.h, z2.h, z0.h[7]\n" - "ld1h { z7.h }, p0/Z, [x22, #5, MUL VL]\n" + "ld1h { z1.h }, p0/Z, [x22, #5, MUL VL]\n" "fmla z9.h, z3.h, z0.h[0]\n" "fmla z12.h, z3.h, z0.h[1]\n" "addvl x22, x22, #6\n" @@ -116,31 +120,31 @@ void sve_interleaved_fp16_mla_8x3VL( "fmla z28.h, z4.h, z0.h[6]\n" "fmla z31.h, z4.h, z0.h[7]\n" "ld1rqh { z0.h }, p0/Z, [%x[Apanel]]\n" - "fmla z8.h, z5.h, z1.h[0]\n" - "fmla z11.h, z5.h, z1.h[1]\n" + "fmla z8.h, z6.h, z7.h[0]\n" + "fmla z11.h, z6.h, z7.h[1]\n" "ld1h { z4.h }, p0/Z, [x22, #2, MUL VL]\n" - "fmla z14.h, z5.h, z1.h[2]\n" - "fmla z17.h, z5.h, z1.h[3]\n" - "fmla z20.h, z5.h, z1.h[4]\n" - "fmla z23.h, z5.h, z1.h[5]\n" - "fmla z26.h, z5.h, z1.h[6]\n" - "fmla z29.h, z5.h, z1.h[7]\n" - "fmla z9.h, z6.h, z1.h[0]\n" - "fmla z12.h, z6.h, z1.h[1]\n" - "fmla z15.h, z6.h, z1.h[2]\n" - "fmla z18.h, z6.h, z1.h[3]\n" - "fmla z21.h, z6.h, z1.h[4]\n" - "fmla z24.h, z6.h, z1.h[5]\n" - "fmla z27.h, z6.h, z1.h[6]\n" - "fmla z30.h, z6.h, z1.h[7]\n" - "fmla z10.h, z7.h, z1.h[0]\n" - "fmla z13.h, z7.h, z1.h[1]\n" - "fmla z16.h, z7.h, z1.h[2]\n" - "fmla z19.h, z7.h, z1.h[3]\n" - "fmla z22.h, z7.h, z1.h[4]\n" - "fmla z25.h, z7.h, z1.h[5]\n" - "fmla z28.h, z7.h, z1.h[6]\n" - "fmla z31.h, z7.h, z1.h[7]\n" + "fmla z14.h, z6.h, z7.h[2]\n" + "fmla z17.h, z6.h, z7.h[3]\n" + "fmla z20.h, z6.h, z7.h[4]\n" + "fmla z23.h, z6.h, z7.h[5]\n" + "fmla z26.h, z6.h, z7.h[6]\n" + "fmla z29.h, z6.h, z7.h[7]\n" + "fmla z9.h, z5.h, z7.h[0]\n" + "fmla z12.h, z5.h, z7.h[1]\n" + "fmla z15.h, z5.h, z7.h[2]\n" + "fmla z18.h, z5.h, z7.h[3]\n" + "fmla z21.h, z5.h, z7.h[4]\n" + "fmla z24.h, z5.h, z7.h[5]\n" + "fmla z27.h, z5.h, z7.h[6]\n" + "fmla z30.h, z5.h, z7.h[7]\n" + "fmla z10.h, z1.h, z7.h[0]\n" + "fmla z13.h, z1.h, z7.h[1]\n" + "fmla z16.h, z1.h, z7.h[2]\n" + "fmla z19.h, z1.h, z7.h[3]\n" + "fmla z22.h, z1.h, z7.h[4]\n" + "fmla z25.h, z1.h, z7.h[5]\n" + "fmla z28.h, z1.h, z7.h[6]\n" + "fmla z31.h, z1.h, z7.h[7]\n" "bge 3b\n" "4:" // main loop skip "fmla z8.h, z2.h, z0.h[0]\n" @@ -170,36 +174,36 @@ void sve_interleaved_fp16_mla_8x3VL( "fmla z28.h, z4.h, z0.h[6]\n" "fmla z31.h, z4.h, z0.h[7]\n" "cbz x20, 5f\n" - "ld1rqh { z0.h }, p0/Z, [%x[Apanel]]\n" - "ld1h { z5.h }, p0/Z, [x22]\n" - "fmla z8.h, z5.h, z0.h[0]\n" - "ld1h { z6.h }, p0/Z, [x22, #1, MUL VL]\n" - "ld1h { z7.h }, p0/Z, [x22, #2, MUL VL]\n" - "fmla z11.h, z5.h, z0.h[1]\n" - "fmla z14.h, z5.h, z0.h[2]\n" - "fmla z17.h, z5.h, z0.h[3]\n" + "ld1rqh { z3.h }, p0/Z, [%x[Apanel]]\n" + "ld1h { z2.h }, p0/Z, [x22]\n" + "fmla z8.h, z2.h, z3.h[0]\n" + "ld1h { z1.h }, p0/Z, [x22, #1, MUL VL]\n" + "ld1h { z0.h }, p0/Z, [x22, #2, MUL VL]\n" + "fmla z11.h, z2.h, z3.h[1]\n" + "fmla z14.h, z2.h, z3.h[2]\n" + "fmla z17.h, z2.h, z3.h[3]\n" "add %x[Apanel], %x[Apanel], #0x10\n" - "fmla z20.h, z5.h, z0.h[4]\n" - "fmla z23.h, z5.h, z0.h[5]\n" + "fmla z20.h, z2.h, z3.h[4]\n" + "fmla z23.h, z2.h, z3.h[5]\n" "addvl x22, x22, #3\n" - "fmla z26.h, z5.h, z0.h[6]\n" - "fmla z29.h, z5.h, z0.h[7]\n" - "fmla z9.h, z6.h, z0.h[0]\n" - "fmla z12.h, z6.h, z0.h[1]\n" - "fmla z15.h, z6.h, z0.h[2]\n" - "fmla z18.h, z6.h, z0.h[3]\n" - "fmla z21.h, z6.h, z0.h[4]\n" - "fmla z24.h, z6.h, z0.h[5]\n" - "fmla z27.h, z6.h, z0.h[6]\n" - "fmla z30.h, z6.h, z0.h[7]\n" - "fmla z10.h, z7.h, z0.h[0]\n" - "fmla z13.h, z7.h, z0.h[1]\n" - "fmla z16.h, z7.h, z0.h[2]\n" - "fmla z19.h, z7.h, z0.h[3]\n" - "fmla z22.h, z7.h, z0.h[4]\n" - "fmla z25.h, z7.h, z0.h[5]\n" - "fmla z28.h, z7.h, z0.h[6]\n" - "fmla z31.h, z7.h, z0.h[7]\n" + "fmla z26.h, z2.h, z3.h[6]\n" + "fmla z29.h, z2.h, z3.h[7]\n" + "fmla z9.h, z1.h, z3.h[0]\n" + "fmla z12.h, z1.h, z3.h[1]\n" + "fmla z15.h, z1.h, z3.h[2]\n" + "fmla z18.h, z1.h, z3.h[3]\n" + "fmla z21.h, z1.h, z3.h[4]\n" + "fmla z24.h, z1.h, z3.h[5]\n" + "fmla z27.h, z1.h, z3.h[6]\n" + "fmla z30.h, z1.h, z3.h[7]\n" + "fmla z10.h, z0.h, z3.h[0]\n" + "fmla z13.h, z0.h, z3.h[1]\n" + "fmla z16.h, z0.h, z3.h[2]\n" + "fmla z19.h, z0.h, z3.h[3]\n" + "fmla z22.h, z0.h, z3.h[4]\n" + "fmla z25.h, z0.h, z3.h[5]\n" + "fmla z28.h, z0.h, z3.h[6]\n" + "fmla z31.h, z0.h, z3.h[7]\n" "5:" // multiply loop done "st1h { z8.h }, p0, [%x[Cpanel]]\n" "subs x23, x23, #0x1\n" -- cgit v1.2.1